### Chapitre 6

### Les réseaux logiques programmables

- •Introduction
- •Principe des réseaux programmables
- •Types des réseaux programmables combinatoires :
  - •PROM: Programmable Read-Only Memory
  - •PAL : Programmable Array Logic
- •FPLA : Field Progmmable Array Logic
- •Les réseaux programmables séquentiels

### 1. Introduction

 Chaque fonction logique de n variables peut être mise sous la forme d'une somme de produits.

$$f(A, B, C) = A.B.C + \overline{A.B.C}$$

- Pour réaliser une telle fonction on a besoin
  - d'un ensemble d'opérateurs ET (portes AND)organisés sous forme d'une matrice pour réaliser les produits.
  - Un ensemble d'opérateurs OU (Porte OR) organisés sous forme d'une matrice pour réaliser la somme.

## Schéma général pour réaliser une fonction logique P1 P2 Matrice ET Matrice ET Fn Fn

















- 3. Définition des réseaux logiques programmables
- Un réseau logique programmable (circuit logique programmable ) est un circuit qui peut être configurer par l'utilisateur pour avoir une ou plusieurs fonctions logiques.
- Un circuit programmable est constitué d'un ensemble d'opérateurs ET et OU organisés sous forme de deux matrices.
- La matrice des ET est un ensemble de portes AND qui permet de relier les différentes variables d'entrées
- La matrice des OU est un ensemble de portes OR qui permet de relier les différents termes AND.
- Une matrice peut être programmable ( paramétrable ) ou figée ( préconfigurée ).
- La programmation consiste a faire bruler (sauter) les fusibles des termes ( ou des variables ) qu'on veut pas utiliser → laisser les fusibles utiles .

### Remarques

- La programmation se fait une seule fois : une fois les fusibles brulés on peut pas les réparer.
- La programmation est réalisée grâce à un dispositif spécial.



### Classification des réseaux programmables

- Selon le type des deux matrices on peut distinguer les trois types suivants :
  - Matrice ET figée et OU programmable → PROM (Programmable Read-Only Memory)
  - Matrice ET programmable et OU figée → PAL(Programmable Array Logic)
  - Matrice ET programmable et OU programmable → FPLA (Field ProgrammableArray Logic)

# 3.1 Les PROM La matrice ET est figée : les produits sont déterminés La matrice des ET nous permet de générer toutes les combinaisons possibles La programmation consiste a choisir des termes et les relier par des OU. AB AB AB AB





### Les PAL: exemple

$$f 1(a,b,c) = a.\overline{b} + a.b.c$$
  
 $f 2(a,b,c) = a.b.\overline{c} + 0$ 



 Exercice 1 : Réaliser les deux fonctions suivantes avec un PAL qui possède 3 variables d'entrées, et Deux termes OU avec chaque terme OU comporte 4 termes ET ?

$$f(a,b,c) = a.b.c + a.\overline{b.c} + \overline{a.c}$$
  
$$f(a,b,c) = a.b.c + \overline{a.b.c}$$

• Exercice 2 : Réaliser un additionneur complet avec un PAL ?

### Solution (EXO1)

Ce terme donne un 0.

$$f1(a,b,c) = a.b.c + a.\overline{b.c} + \overline{a.c} + 0$$
  
 $f2(a,b,c) = a.b.c + \overline{a.b.c} + 0 + 0$ 



### Solution Exercice 2

$$S_i = \overline{A}_i \cdot \overline{B}_i \cdot R_{i-1} + \overline{A}_i \cdot B_i \cdot \overline{R}_{i-1} + A_i \cdot \overline{B}_i \cdot \overline{R}_{i-1} + A_i \cdot B_i \cdot R_{i-1}$$

$$R_{i} = \overline{A_{i}}B_{i}R_{i-1} + A_{i}\overline{B_{i}}R_{i-1} + A_{i}\overline{B_{i}}R_{i-1} + A_{i}B_{i}R_{i-1}$$



### 3.3 Les FPLA

Les deux matrices sont programmables, c'est le cas général des PROM et PAL



### Exemple

Réaliser la fonction suivante en utilisant un FPLA  $f(A,B,C) = AB.C + A\overline{B}.\overline{C} + A\overline{B}.C$ 



### Exercice 1:

Réaliser un générateur de parité avec un FPLA rappel :

f(a,b,c)=1 si (abc)2 continet un nombre impaire de 1 0 sinon

### Exercie 2:

réaliser un multiplixeur 4→1 en utisant un FPLA?



### Solution Exo2 $S = V.(\overline{C1}.\overline{C0}.(E0) + \overline{C1}.C0.(E1) + C1.\overline{C0}.(E2) + C1.C0.(E3))$



### 4. Les réseaux programmables sequentiels

S

- Les PROM,PAL et les FPLA nous permet de réaliser uniquement des circuits combinatoire.
- Il existe des réseaux programmable sequentiels : ces réseaux sont constitué d'une partie combinatoire et d'une partie sequentiels ( un ensemble de bascules en sortie).



Exemple : Réaliser un compteur modulo 8 synchrone en utilisant un FPLA séquentiel

| Q2 | Q1 | Q0 |  | D2 | D1 | D0 |
|----|----|----|--|----|----|----|
| 0  | 0  | 0  |  | 0  | 0  | 1  |
| 0  | 0  | 1  |  | 0  | 1  | 0  |
| 0  | 1  | 0  |  | 0  | 1  | 1  |
| 0  | 1  | 1  |  | 1  | 0  | 0  |
| 1  | 0  | 0  |  | 1  | 0  | 1  |
| 1  | 0  | 1  |  | 1  | 1  | 0  |
| 1  | 1  | 0  |  | 1  | 1  | 1  |
| 1  | 1  | 1  |  | 0  | 0  | 0  |

$$\begin{split} D0 &= \overline{Q0} \\ D1 &= Q1.\overline{Q0} + \overline{Q1}.Q0 \\ D2 &= \overline{Q2}.Q1.Q0 + Q2.\overline{Q1}.\overline{Q0} + Q2.\overline{Q1}.Q0 + Q2.Q1.\overline{Q0} \end{split}$$



### Exercice

 Réaliser le registre définit par la table de fonctionnement suivante à laide d'un FPLA séquentiel ?

| Dg | Dd | h | Q3 | Q2 | Q1 | Q0 |                 |
|----|----|---|----|----|----|----|-----------------|
| 1  | Х  | 1 | Q2 | Q1 | Q0 | SL | Décalage gauche |
| 0  | 1  | 1 | SR | Q3 | Q2 | Q1 | Décalage droite |
| 0  | 0  | x | Q3 | Q2 | Q1 | Q0 | État mémoire    |